PowerQUICC® III处理器具有TDM、DDR、PCI、1 GB以太网、安全性、带有UTOPIA的CPM
恩智浦MPC8541E PowerQUICC®III主机处理器集成了多种先进的恩智浦技术、模块化内核以及外设。利用恩智浦的片上系统(SoC) PowerQUICC III平台架构,MPC8541E结合了高性能e500内核和通信外设技术,以平衡处理器的性能和I/O系统吞吐量。该处理器的时钟速率在533 MHz至1 GHz范围。
恩智浦MPC8541E处理器集成了一个基于Power Architecture®技术的高性能e500内核,目的是降低功耗,并提供比传统的处理器架构更加平衡的处理方法。MPC8541E器件的高集成度有助于简化电路板设计,并提高系统级带宽和性能。此外,MPC8541E具有一个内置安全引擎、一个双数据传输速率SDRAM (DDR SDRAM)存储控制器、双千兆以太网(GbE)控制器、双10/100以太网、一个四通道直接存储器存取(DMA)控制器、双异步收发器(DUART)以及一个可作为两个32位PCI端口的64位PCI控制器。双片上PCI支持,适用于需要多个PCI接口的I/O密集型应用,其以低成本的方式替换了独立的、分立式PCI桥和芯片组。MPC8541E还提供一个本地总线控制器、双I²C支持和串行外设接口(SPI)。
MPC8541E处理器安全引擎支持DES、3DES、MD-5、SHA-1、AES及ARC-4加密算法,并提供一个公钥加速器和片上随机数发生器。此嵌入式安全内核是恩智浦安全协处理器产品线的衍生产品,提供相同的DMA和并行处理功能,同时能够执行广泛使用的安全协议(例如IPSec和802.11i)所要求的单通加密和鉴权功能。MPC8541E系列采用内置安全,为兼顾安全性能和高性价比的应用提供了最佳集成处理器解决方案。
|
|
|
|
|
|
---|---|---|---|---|---|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
快速参考恩智浦 文档类别.
1-5 / 63 文件
安全文件正在加载,请稍等
快速参考恩智浦 软件类型.
4 软件文件
注意: 推荐在电脑端下载软件,体验更佳。
安全文件正在加载,请稍等