集成主处理器带DDR、PCI、RapidIO®和1G以太网

产品详情

框图

Freescale PowerQUIICC MPC8540 Communications Processor Block Diagram

NXP<sup>&#174;</sup> PowerQUIICC MPC8540 Communications Processor Block Diagram

特征

  • e500兼容嵌入式内核,频率范围为600 MHz至1 GHz
  • 32位、双发、超标量、7阶管道
  • 频率在800 MHz时,可达1850 MIPS (估算的Dhrystone 2.1)
  • 支持32 KB L1数据和32 KB L1指令缓存,带线路锁定
  • 256 KB片上L2缓存,具有直接映射功能
  • 增强了硬件和软件调试支持
  • 存储器管理单元(MMU)
  • 带单精度浮点的SIMD扩展
  • 两个三速以太网控制器(TSEC),带两个GMII/TBI/RGMII接口,支持10/100/1000 Mbps以太网(遵从IEEE® 802.3、802.3u、802.3x、802.3z和802.3ac)
  • 166 MHz、64位、2.5V I/O、DDR SDRAM存储控制器,完全支持ECC
  • 500 MHz、8位、LVDS I/O、RapidIO®控制器
  • 133 MHz、64位、3.3 V I/O、PCI-X 1.0a/PCI 2.2总线控制器
  • 166 MHz、32位、3.3 V I/O、带有存储控制器的本地总线
  • 10/100以太网控制器(802.3),支持芯片调试和维护
  • 集成的4通道DMA控制器
  • 中断控制器
  • IEEE 1149.1 JTAG测试接入端口
  • 1.2 V内核电源带3.3 V和2.5 V I/O
  • 783引脚FC-BGA封装
  • 本产品包含在恩智浦产品长期供货计划中, 自推出后至少保证10年供货
  • 购买/参数










































































































    文档

    快速参考恩智浦 文档类别.

    1-5 / 64 文件

    展开

    设计文件

    快速参考恩智浦 设计文件类型.

    2 设计文件

    软件

    快速参考恩智浦 软件类型.

    4 软件文件

    注意: 推荐在电脑端下载软件,体验更佳。

    支持

    您需要什么帮助?