带有DDR2、PCI、PCI Express®、SerDes、1 GB 以太网、SGMII和安全性的PowerQUICC® III处理器

产品详情

框图

Freescale PowerQUICC MPC8544E Communications Processor Block Diagram

PowerQUICC<sup>&#174;</sup> MPC8544E Communications Processor Block Diagram

特征

  • 嵌入式e500内核、初始频率范围为667 MHz至1.067 GHz
    • 双调度超标量、7阶管道设计,带有乱序发出和执行
    • 在1.0 GHz频率下提供2,240 MIPS (估算的Dhrystone 2.1)
    • 36位物理寻址
  • 内置L1/L2缓存
    • L1缓存--32 KB数据和32 KB指令缓存,提供线锁支持
    • L2缓存--256 KB (8路集相联);256/128/64/32 KB可用作SRAM
    • L1和L2硬件一致性
    • L2缓存,I/O事务处理可藏到L2缓存区域
  • 集成式DDR存储控制器,完全支持ECC,提供:
    • 200 MHz时钟速率(400 MHz数据传输数据),64位,2.5V/2.6V I/O,DDR SDRAM
    • 267 MHz时钟速率(高达533 MHz数据传输速率),64位,1.8V I/O,DDR2 SDRAM
  • 内置安全引擎,支持DES、3DES、MD-5、SHA-1/2、AES、RSA、RNG、Kasumi F8/F9和ARC-4加密算法(MPC8544E)
  • 两个片上增强型三速以太网控制器(ETSEC),带有MII、RMII、GMII、RGMII TBI和RTBI物理接口,支持10 Mbps、100 Mbps和1 Gbps以太网/IEEE® 802.3网络,并通过一个专用SerDes支持SGMII接口。
    • TCP/UDP/IP校验和加速
    • 高级QoS特性
  • 增强了硬件和软件调试支持
  • 双精度嵌入式标量和矢量浮点APU
  • 存储器管理单元(MMU)
  • PCI Express高速互连接口,支持双x4和单x1 PCI Express的组合
  • 片上网络交换矩阵
  • PCI接口支持
    • 32位PCI 2.2总线控制器(高达66 MHz、3.3V I/O)
  • 本地总线
    • 133 MHz、32位、3.3V I/O、带有存储控制器的本地总线
  • 集成的4通道DMA控制器
  • 双I²C和DUART支持
  • 可编程中断控制器(PIC)
  • IEEE 1149.1 JTAG测试接入端口
  • 1.0V内核电压,带3.3V和2.5V I/O
  • 783引脚FC-PBGA封装
  • 工作结温范围:TJ = 0º 至+105ºC,扩展温度范围:TJ = -40º 至+105ºC
  • 本产品包含在恩智浦产品长期供货计划中, 自推出后至少保证10年供货
  • 购买/参数










































































































    文档

    快速参考恩智浦 文档类别.

    1-5 / 39 文件

    展开

    设计文件

    快速参考恩智浦 设计文件类型.

    1 设计文件

    硬件

    快速参考恩智浦 板类型.

    2 硬件

    软件

    快速参考恩智浦 软件类型.

    3 软件文件

    注意: 推荐在电脑端下载软件,体验更佳。

    工程服务

    3 工程服务

    要查找支持该产品的其他合作伙伴产品,请访问我们的 合作伙伴市场.

    培训

    1-5 of 10 培训

    展开

    支持

    您需要什么帮助?